思维导图备注

Verilog HDL语言及数字系统设计 - 李景华,杜玉远
首页 收藏书籍 阅读记录
  • 书签 我的书签
  • 添加书签 添加书签 移除书签 移除书签

前言

浏览 5 扫码
  • 小字体
  • 中字体
  • 大字体
2024-04-30 07:58:28
请 登录 再阅读
上一篇:
下一篇:
  • 书签
  • 添加书签 移除书签
  • 封面
  • 版权信息
  • 前言
  • 第1章 可编程逻辑器件和EDA技术
    • 1.1 EDA技术的主要特征
    • 1.2 EDA技术的设计方法
    • 1.3 可编程逻辑器件简介
    • 1.4 可编程逻辑器件的设计
    • 1.5 可编程逻辑器件的选型
    • 1.6 IP核简介
    • 1.7 EDA技术的发展趋势
  • 第2章 Verilog HDL
    • 2.1 Verilog HDL基本概念
    • 2.2 Verilog HDL的基本要素
    • 2.3 行为描述
    • 2.4 数据流描述
    • 2.5 结构描述
  • 第3章 典型Verilog HDL的设计实例
    • 3.1 组合逻辑电路的设计
    • 3.2 时序逻辑电路的设计
    • 3.3 有限状态机的设计
    • 3.4 存储器的设计
  • 第4章 典型数字系统的分析与设计
    • 4.1 数字系统概述
    • 4.2 数码管动态显示扫描电路原理及设计
    • 4.3 乘法器的原理及设计
    • 4.4 除法器的原理及设计方法
    • 4.5 简易CPU的工作原理及设计方法
    • 4.6 交通信号灯控制器的原理及设计
    • 4.7 数字频率计的原理及设计
    • 4.8 数字信号发生器的原理及设计
  • 第5章 RISC处理器的设计
    • 5.1 支持RISC处理器的器件
    • 5.2 RISC处理器的原理
    • 5.3 RISC处理器指令系统
    • 5.4 RISC处理器的设计
  • 第6章 Quartus Ⅱ 10.1开发系统
    • 6.1 Quartus Ⅱ 10.1开发系统简介
    • 6.2 设计输入
    • 6.3 综合与编程
    • 6.4 设计仿真
    • 6.5 SignalTap Ⅱ逻辑分析器
    • 6.6 设计实例
  • 参考文献
暂无相关搜索结果!
    展开/收起文章目录

    二维码

    手机扫一扫,轻松掌上学

    《Verilog HDL语言及数字系统设计 - 李景华,杜玉远》电子书下载

    请下载您需要的格式的电子书,随时随地,享受学习的乐趣!
    EPUB 电子书

    书签列表

      阅读记录

      阅读进度: 0.00% ( 0/0 ) 重置阅读进度